您好!! 訪客  |  網站首頁  |    |    |  忘記密碼

用以增進處理器效能提供以擺動架構建構區域性動態調整執行時間之方法「Apparatus providing locally adaptive retiming pipeline with swing structure」

專利國別: 美國  瀏覽人次: 281  發表日期: 2014-08-14 11:27:45  最後修改: 2018-04-09 14:16:08

項目 內容
專利讓與

一、依據本校第260次智慧財產權審議委員會辦理。

二、公告日:2018年04月09日(星期一)。

三、公告讓與期間:自公告日起3個月。

四、敬請有興趣辦理受讓之廠商,或對受讓申請程序有任何疑問者,聯繫研發處技術推廣中心洽談,電話:05-2720411轉16501、16504。

本校案號 P99027A
發明人 周書玄、張鳴谷、詹易晁、陳添福
所屬院 工學院
所屬系所 晶片系統研究中心
類型 發明
申請號 12/068,751
申請日期 2008-02-11
公開號 US 20100287400 A1
公開日期 2010-11-11
證書號 US7,917,793B2
核准日期 2011-03-29
國際分類號 G06F 1/12 (2006.01)
專利權期間 2008.02.11~2028.02.11
專利摘要 The present invention uses a swing structure to avoid using a clock period at a non-efficient execution time. The execution time is precisely controlled to enhance a performance of a processor using a low voltage. Thus, synchronization problems in a chip under different environment are solved for high reliability.
專利權人 國立中正大學

附件

    照片