您好!! 訪客  |  網站首頁  |    |    |  忘記密碼

時序錯誤偵測與修正之裝置及其常態時序設計方法

專利國別: 中華民國  瀏覽人次: 23  發表日期: 2017-06-26 15:52:38  最後修改: 2017-11-14 14:36:32

項目 內容
本校案號 P104024
發明人 林泰吉、王進賢、林泓志、許庭瑜
所屬院 工學院
所屬系所 晶片系統研究中心
類型 發明
申請號 105114296
申請日期 2016-05-09
公開號 I586107
公開日期 2017-06-01
證書號 I586107
核准日期 2017-06-01
國際分類號 H03K-005/19(2006.01)
專利權期間 2017.06.01~2036.05.08
專利摘要 一種時序錯誤偵測與修正之裝置及其常態時序設計方法,時序錯誤偵測與修正之裝置包含二資料路徑單元連接第一、第二多工器及二轉態感測器,每一資料路徑單元可接收輸入訊號並進行運算,以產生臆測值及正確值,再將臆測值及正確值分別傳輸至第一、第二多工器中,藉由轉態感測器偵測輸出的臆測值是否發生轉態,若是,則輸出臆測值的資料路徑單元暫時一時段以作修正,並使第二多工器輸出正確值,若否,則資料路徑單元可直接輸出臆測值,再利用本發明所執行的時序作為設定規格以完成電路設計,本發明可以提高電路整體的系統效能及功率。
專利權人 國立中正大學

附件

    照片